Laporan Akhir M2 Percobaan 2
1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
T Flip-Flop atau Toggle Flip-Flop berfungsi untuk mengubah (membalik) keadaan output setiap kali menerima pulsa clock, asalkan input T dalam kondisi aktif (bernilai logika 1). Rangkaian ini sebenarnya merupakan turunan dari JK Flip-Flop, di mana kedua input J dan K dihubungkan menjadi satu dan disebut T. Ketika T = 0, output Flip-Flop akan tetap mempertahankan keadaan sebelumnya (tidak berubah meskipun clock aktif). Namun, jika T = 1 dan sinyal clock diberi pulsa, maka output Q akan berubah ke keadaan berlawanan dari sebelumnya — jika sebelumnya Q = 0 maka akan menjadi Q = 1, dan sebaliknya. Proses ini disebut toggling.
Pada rangkaian di atas, IC 74LS112 digunakan sebagai T Flip-Flop dengan input clock, J, dan K yang dihubungkan sedemikian rupa melalui saklar (B1, B2, B0). Ketika saklar diatur sehingga J dan K sama-sama bernilai logika tinggi (1), maka setiap kali pulsa clock diberikan, output Q akan berganti keadaan secara bergantian antara 0 dan 1. Sementara itu, jika salah satu atau kedua input bernilai 0, maka output tidak akan berubah sesuai dengan tabel kebenaran JK Flip-Flop. Dengan demikian, rangkaian ini dapat digunakan sebagai pembagi frekuensi dua kali (frequency divider by 2) atau sebagai pencacah biner satu bit, karena setiap pulsa clock akan menghasilkan perubahan keadaan output satu kali.
5. Video Rangkaian [Kembali]
6. Analisa [Kembali]
7. Link Download [Kembali]
Rangkaian Percobaan [Klik]
Video Percobaan [Klik]
Jurnal [Klik]
Datasheet IC 74LS112 [klik]
Datasheet IC 7474 [klik]
Datasheet Switch Spdt [klik]
Datasheet Power Supply [klik]
Datasheet Logic Probe [klik]
Datasheet Ground [klik]










Komentar
Posting Komentar